Le firmware openSIL d’AMD a été porté avec succès sur des cartes mères AM5 existantes, en préparation pour l’arrivée des CPU Zen 6.
Tout sur openSIL et les CPU Zen 6
Sur le blog 3mdeb, la transition d’une carte mère AM5 vers Coreboot a été réussie. Ce projet s’inscrit dans l’initiative openSIL lancée en 2023, destinée à remplacer le firmware AGESA, et permet de développer des firmwares open-source pour les futurs processeurs AMD.
AMD a annoncé que les CPU EPYC Venice, basés sur l’architecture Zen 6, seront les premiers à adopter openSIL au second semestre de 2026. Les processeurs clients, codenommés Medusa, seront lancés au premier semestre de 2027, suivis par les Ryzen Zen 6, nommés Olympic Ridge.

Coreboot a été testé avec succès sur la carte mère MSI PRO B850-P. Le code a déjà été ajouté sur GitHub, facilitant le portage d’autres cartes mères vers ce firmware open-source. Un aperçu complet est disponible sur leur blog.
Rappelons que le firmware openSIL propose :
- Une solution Agnostique 3 Static Library écrite en C-17 (Silicon, Platform & Utilities)
- Une intégration simple et scalable avec n’importe quel FW hôte x86
- Une bibliothèque flexible adaptée aux besoins des clients et du FW hôte x86
- Un faible poids avec une densité de chirp réduite pour une sécurité accrue
- Open-Source, dès le départ !
En 2024, AMD a précisé son support à openSIL pour les plateformes Ryzen et EPYC basées sur Zen 6. Lors de l’OCP 2025, Raj Kapoor, Architecte Firmware Principal chez AMD, a présenté les plans pour openSIL, soulignant que les CPU serveur, notamment la série EPYC Venice, bénéficieront des premières interceptions post-lancement du PoR. En général, la sortie de firmware open-source survient un trimestre après le lancement des produits.
De plus, le support de openSIL s’étendra des serveurs aux plateformes clientes. Le support des CPU Ryzen « Phoenix » basés sur Zen 4 est déjà en place, et le suivi pour les CPU Ryzen « Medusa » de Zen 6 est attendu pour le premier semestre de 2027.



